Os circuitos integrados 3D (ICs 3D) estão a emergir como uma abordagem revolucionária ao design, fabrico e embalagem na indústria de semicondutores. Oferecendo vantagens significativas em tamanho, desempenho, eficiência energética e custo, os ICs 3D estão prestes a transformar a paisagem dos dispositivos eletrónicos. No entanto, com os ICs 3D surgem novos desafios de design e verificação que devem ser abordados para garantir uma implementação bem-sucedida.
O principal desafio é garantir que os chips ativos num conjunto 3D IC se comportem eletricamente como pretendido. Os designers devem começar por definir o empilhamento 3D para que as ferramentas de design possam compreender a conectividade e as interfaces geométricas em todos os componentes da montagem. Esta definição também impulsiona a automação dos impactos do acoplamento parasitário cruzado, estabelecendo as bases para a análise de nível 3D de impactos térmicos e de stress.

