Skip to main content
Deze pagina wordt weergegeven met behulp van automatische vertaling. In plaats daarvan in het Engels bekijken?
Fysieke verificatie en optimalisatie van de IC

EDA-platform voor IC-verificatie en DFM-optimalisatie

De niet aflatende groei van de verificatie- en productievereisten daagt IC-ontwerpbedrijven uit om tijdig geavanceerde, concurrerende producten te leveren aan snel veranderende markten. Om succesvol te zijn, hebben bedrijven EDA-instrumenten nodig die betrouwbare resultaten kunnen opleveren en hen kunnen helpen hun marktdoelstellingen te bereiken.

Fysieke verificatie

Niet alleen is het aantal controles op de ontwerpregels gestegen, maar ook de soorten controles en bewerkingen zijn drastisch toegenomen, waardoor de behoefte aan meer en snellere berekeningen is toegenomen, terwijl de nauwkeurigheid en precisie behouden blijven.

Verificatie van het circuit

Dankzij de dichte en hiërarchische indelingen, de toenemende complexiteit van circuits en ingewikkelde gieterijregels kan het uitvoeren en debuggen van LVS en parasitaire systemen een tijdrovende en arbeidsintensieve onderneming zijn.

Verificatie van de betrouwbaarheid

De toenemende complexiteit van het ontwerp en een grotere focus op betrouwbaarheid op alle niveaus van chipontwerp, van IP tot volledige chip, maken nauwkeurige en volledige verificatie van IC-betrouwbaarheidsproblemen essentieel, maar uitdagend.

Ontwerp voor de maakindustrie

DFM-optimalisatie helpt ontwerpers om vermogen, prestaties en oppervlakte af te wegen tegen maakbaarheid, maar consistente toepassing van meerdere optimalisatiestrategieën is vaak een moeilijke en veeleisende taak.

Gebruiksgemak

Ontwerpers moeten gedurende de hele ontwerpstroom meerdere ontwerp- en verificatietools beheren en er tussen kunnen navigeren. Handmatige aanroepen, aangepaste interfacecode en een gebrek aan consistente presentatie verminderen de productiviteit en uniformiteit.

Resources

Calibre Design Solutions