HyperLynx Schematic Analysis pašalina rankinių scheminių peržiūrų poreikį ir padidina bendrą darbo eigos efektyvumą, pateikdama automatizuotas schemines apžvalgas lygiagrečiai su dizaino fiksavimu. Priimdama “tinkamą pirmą kartą” projektavimo srautą, “HyperLynx Schematic Analysis” sumažina kūrimo, testavimo ir garantijos išlaidas, pašalindama 50— 70% dizaino atgarsinimų, kuriuos sukelia schemos klaidos ir prasta projektavimo praktika.
“HyperLynx” scheminė analizė leidžia visiškai patikrinti visus tinklus schemoje naudojant plačią intelektualių modelių komponentų biblioteką. Scheminė analizė sutaupo dizaino komandoms šimtus valandų vizualinio patikrinimo ir laboratorijos derinimo laiko analizuojant kiekvieną tinklą schemoje. Ši analizė atliekama greitai prieš jūsų scheminio įšaldymo etapą, todėl išdėstymas gali prasidėti su didžiausiu pasitikėjimu pirmojo perdavimo sėkme.
“HyperLynx Schematic Analysis nesiremia simbolių biblioteka, kaip tai darytų vietinis schemų tikrintuvas; vietoj to, ji paima kiekvieno komponento gamintojo dalies numerį tiesiai iš jūsų medžiagų sąrašo ir nurodo biblioteką, sukurtą iš tiekėjo duomenų lapų, kad rastų problemas, pavyzdžiui, kondensatorių mažinimo gedimus, neteisingus simbolius, trūkstamus prisitraukimus ir kt. Scheminė analizė nustato šias problemas be daug laiko reikalaujančių rankinių pastangų. Galutinė išvestis yra kompaktiškas grafinis atvaizdavimas kritinių, defektų ir įspėjamųjų situacijų, iš kurių galite kirsti zondą tiesiai į schemą išspręsti skristi.
Scheminė analizė atliekama lygiagrečiai su dizaino fiksavimu, o schemoje tiesiogiai paryškintos klaidos. Jis taip pat gali būti atliekamas naudojant elektroninius dizainus po to, kai jie bus išleisti į rinką, siekiant pagerinti elektroninio dizaino kokybę, padidinti derlių ir sumažinti produktų grąžą.
Pagrindinių taisyklių patikrinimai
- Pilnas išplėstinis grynasis patikrinimas (per serijinius rezistorius, jungiklius, kintamosios srovės movą)
- Pilnas kelių plokščių ir galinių plokščių sąsajos patikrinimas
- IO suderinamumo patikrinimai dėl didžiausios, mažiausios ir logikos slenksčių
- Adresų ir duomenų magistralės klaidos (MSB į LSB, magistralės šaltinis ir kt.)
- Patikrina išorinius pasyvius reikalavimus
- Neprijungtų privalomų kaiščių identifikavimas
- Maitinimo/įžeminimo plokštumos jungties patikra
- Skirtingi jungiamumo patikrinimai
- IO tinklo ryšio patvirtinimas (trūksta tvarkyklės/imtuvo)
- Prisegimo funkcijų suderinamumo testai (iš naujo nustatymai, I2C keitimas ir kt.)
- Simbolių neatitikimas (duomenų lapui)
- Kondensatoriai, rezistoriai ir diodai
... Ir daug daugiau


