Skip to main content
Cette page est affichée à l'aide de traduction automatique. View in English instead?

Conception FPGA

Votre flux de conception FPGA est-il prêt pour la nouvelle classe de conceptions ciblant les derniers FPGA complexes ? Avez-vous du mal avec des outils ponctuels qui ne fonctionnent pas ensemble ? Êtes-vous en mesure d'atteindre vos objectifs Qor dans le budget souhaité ? Vos équipes PCB et FPGA peuvent-elles collaborer pour respecter les contraintes globales du système ?

Flux complet de conception FPGA de Siemens EDA

Les solutions de conception FPGA de Siemens EDA fournissent une plateforme intégrée d'entrée de conception FPGA, de synthèse, de vérification, de vérification d'équivalence et de conception de PCB qui accélère les conceptions FPGA de la création à la carte, en respectant les objectifs de conception QoR et les exigences de contraintes système.

Un organigramme illustrant le processus de flux de conception du FPGA de Siemens.
Tendances et technologie

Nouvelle catégorie de conceptions et méthodologies FPGA

Les FPGA sont de plus en plus utilisés dans des segments de marché en évolution rapide (tels que la 5G, le ML et l'IA) et des conceptions critiques pour la sécurité/haute fiabilité. Cette classe de conceptions nécessite l'utilisation de nouvelles méthodologies telles que l'atténuation HLS ou SEE. De plus, cela pose des défis de déboguer et de vérifier ces grandes conceptions.

Conception FPGA sûre et fiable

Pour les conceptions critiques pour la sécurité, Precision Hi-Rel fournit des mécanismes à sécurité intégrée (détecter, masquer, atténuer) pour réduire la probabilité d'apparition et de propagation d'erreurs douces dues au rayonnement, aux vibrations ou à d'autres conditions environnementales.

Accélérer la conception C++/SystemC sur les FPGA

Une intégration étroite et une meilleure estimation arithmétique de l'opérateur entre Catapult et l'outil Precision FPGA Synthesis sont essentielles pour obtenir une QoR optimale et un délai plus rapide pour concevoir la fermeture pour les conceptions C++/SystemC.

La simulation au niveau de la porte est-elle trop lente ?

L'intégration entre FormalPro et l'outil Precision FPGA Synthesis assure une vérification plus rapide de plusieurs ordres de grandeur de la netlist synthétisée au niveau de la porte par rapport aux conceptions RTL dorées avec DSP et RAMs complexes.