Skip to main content
Cette page est affichée à l'aide de traduction automatique. View in English instead?

Conception pour l'essai

Veloce DFT App

Que vous exécutiez un test structurel traditionnel, un auto-test intégré à la mémoire (MBIST) ou une conception plus avancée pour les tests (DFT), des formats tels que les paramètres, la caractérisation des E/S et même le test fonctionnel, l'Veloce DFT App peut gérer tous les différents modes de test DFT exécutés sur les SoC de production


Contactez notre équipe des ventes au 1-800-547-3000

Testeur automatique IC fonctionnant dans un environnement de laboratoire.

Pourquoi utiliser l'Veloce DFT App ?

L'application Veloce Design-for-Test (DFT) offre une approche de conception en décalant vers la gauche pour la validation des modèles de test. L'Veloce DFT App est un flux de validation de modèles DFT optimisé par émulation qui est plus rapide que la simulation logicielle traditionnelle. L'application DFT est compatible avec tous les types de modèles de test qui s'exécutent sur l'ATE (équipement de test automatisé). L'Veloce DFT App est entièrement compatible avec l'Veloce Fault App pour mesurer avec précision la couverture des pannes ou fournir une mesure de classement fonctionnelle des pannes. Il est utilisé conjointement avec l'Veloce Power App, le profilage de puissance et l'estimation de la configuration pour assurer un programme de production très robuste.

  • Valider tous les modèles pour vérifier l'exactitude avant d'être expédiés à la production
  • Langage d'interface de test standard (STIL)
  • Prise en charge de tous les modèles exécutés sur le testeur ATE
  • L'application DFT est optimisée pour l'émulation
  • Tirer parti de la bande passante de diffusion en continu du modèle commun
  • Augmenter la couverture des pannes grâce à l'utilisation de l'Veloce Fault App
  • Profilage de puissance et estimation des modèles à l'aide de l'Veloce Power App
  • Réduire le temps de simulation

Attributs clés

Validation du modèle DFT

Le nombre de modèles de test qui doivent être exécutés pour valider complètement un SoC coûte du temps et de l'argent. Ces grands ensembles de motifs doivent être robustes et fonctionner pendant le premier silicium, de sorte qu'ils ne compromettent pas le calendrier de livraison de la production. Avec l'Veloce DFT App et l'accélération basée sur l'émulation jusqu'à 10 000 fois plus rapide que la simulation logicielle, un processus de validation plus formel peut être établi pour atteindre les objectifs ciblés.

Circuit intégré soumis à une évaluation microscopique.

Classement des défauts fonctionnels

Avec Veloce DFT, une analyse structurelle de la conception est exécutée pour éliminer les trous de couverture dans le programme de production. Une fois que cet ensemble de défauts est détecté et qu'un stimuli est créé, les applications Veloce DFT et Fault automatisent complètement le processus d'exécution du test et d'injection des défauts de manière itérative. La couverture de pannes résultante peut être fusionnée avec la base de données de couverture ATPG pour la couverture finale du programme d'essai.

Une personne note les défauts et les vérifie.

Estimation et analyse de la puissance

Les méthodes d'essai DFT structurales ajoutent une logique non fonctionnelle supplémentaire à la conception, où les réseaux électriques et la disposition de la conception peuvent ne pas être optimisés pour cette logique supplémentaire, ce qui entraîne des événements de puissance, de température et de vitesse lors des essais qui peuvent réduire les rendements et avoir une incidence sur les revenus du projet. L'Veloce DFT App et l'Veloce Power App peuvent donner un aperçu des événements et des estimations de puissance dès le début de la conception et de la planification.

Graphique de puissance pour une conception SoC.

Ressources connexes