Skip to main content
Para mostrar esta página se usa traducción automática. ¿Ver en inglés en su lugar?

Descripción general

Diseño de apilado de PCB de alta velocidad

Z-planner Enterprise es una herramienta de planificación de apilamiento que incluye una calculadora de apilamiento de PCB centrada en la impedancia eléctrica y la integridad de la señal que le ayuda a administrar y optimizar el diseño de apilamiento de PCB. Su biblioteca de material laminado de PCB reduce los costos de material sin sacrificar el rendimiento.

Persona que lleva auriculares de realidad virtual con interfaz holográfica flotando en el frente
Z-planner Enterprise

Integridad de la señal a través del diseño (7:20)

Únase al fundador de Z-planner, Bill Hargin, mientras explora las tendencias de PCB que están llevando a una nueva metodología de diseño de PCB centrada en el uso de software de planificación de apilamiento de PCB. Este video explora cómo se utiliza Z-planner Enterprise para administrar la integridad eléctrica y la impedancia, proporcionando una solución completa de apilamiento de PCB.

Para apilamientos correctos por diseño

Z-planner Enterprise: Diseño de apilado de alta velocidad

Z-planner Enterprise optimiza el proceso de definir los requisitos de apilamiento y documentarlos al principio del proceso de diseño, asegurando que las simulaciones de integridad de señal previas al diseño se basen en los datos laminados más precisos disponibles utilizando una metodología de diseño de apilamiento consistente.

Calculadora de apilamiento de PCB

Z-planner Enterprise contiene una calculadora de apilamiento que garantiza la integridad de la señal en un
PCB para varios modelos de impedancia controlada para simular rápidamente el rendimiento eléctrico basado en la configuración de apilamiento actual.

Al utilizar el solucionador de campo Hyperlynx de Siemen, los usuarios pueden apuntar a impedancias diferenciales específicas para determinar valores de circuito específicos basados en las especificaciones de trazas de cobre y las características de frecuencia de señal calculadas.

Pérdida de inserción

La planificación de apilamiento requiere algo más que calcular la impedancia controlada. Z-planner Enterprise permite el cálculo detallado de la pérdida de inserción dentro de una apilación en cualquier rango de frecuencias. Calcule su pérdida total de inserción y determine las fuentes específicas para esta pérdida, incluyendo:

  • pérdida dieléctrica
  • rugosidad del cobre
  • efecto de la piel
  • sesgo de tejido de vidrio
  • pérdida del conductor

Factores de disipación dieléctrica

Al alterar la longitud de traza, los factores de disipación dieléctrica y los atributos del material de cobre, Z-planner Enterprise le proporciona una valiosa información sobre la integridad eléctrica de su diseño de apilamiento de PCB.


z-solver PCB stackup calculator image

Comience su prueba gratuita de 30 días ahora.

Prueba gratuita de Z-planner Enterprise

Explore Z-planner Enterprise con nuestra prueba gratuita en línea. Sin necesidad de descarga o instalación, obtiene experiencia práctica inmediata con el conjunto de herramientas de diseño de apilamiento de Z-planner Enterprise. Realice la planificación de pérdidas y impedancia previa al diseño, y profundicen en nuestra completa biblioteca de materiales dieléctricos, con especificaciones detalladas sobre docenas de materiales laminados de todos los principales fabricadores.

Z-planner Enterprise incorpora DFM a su diseño de apilamiento. Controle la integridad de la señal de su PCB de alta velocidad desde el primer día.

Asistente de diseño de apilamiento de PCB

Z-planner Enterprise viene equipado con un asistente de apilamiento avanzado que permite a los usuarios diseñar y refinar una apilación multicapa de manera rápida y completa. Explore las capacidades del asistente de apilamiento empresarial de Z-planner en el recorrido en línea gratuito.

Z-planner Enterprise PCB stackup design wizard
El software Z-planner reduce el tiempo que nos lleva especificar y validar las apilaciones del fabricante. Podemos evaluar tres apilamientos diferentes en una hora, en lugar de un día, y esto reduce significativamente la cantidad de comunicación de ida y vuelta requerida con nuestros fabricadores y el equipo de NPI.
Dr. Jayaprakash Balachandran, Líder Técnico Senior, Ingeniería de integridad de señal