Diseñado para enfrentar los desafíos de la validación DFT
Maneje eficientemente netlist o nivel de transferencia de registro (RTL) en un sistema en chip (SoC) de chip completo para tamaños de diseño de hasta 40B puertas.
Ya sea que esté ejecutando una prueba estructural tradicional, autoprueba integrada en memoria (MBIST) o un diseño para prueba más avanzado (DFT), formatos como paramétrico, caracterización de E/S e incluso prueba funcional, la Veloce DFT App puede manejar todos los diversos modos de prueba DFT que se ejecutan en SoC de producción
Ponte en contacto con nuestro equipo de ventas 1-800-547-3000

La aplicación de diseño para Test (DFT) Veloce proporciona un enfoque de desplazamiento a la izquierda para el diseño para la validación de patrones de prueba. La Veloce DFT App es un flujo de validación de patrones DFT optimizado para emulación que es más rápido que la simulación de software tradicional. La aplicación DFT es compatible con todos los diversos tipos de patrones de prueba que se ejecutan en el ATE (equipo de prueba automatizado). La aplicación Veloce DFT es totalmente compatible con la Veloce Fault App para medir con precisión la cobertura de fallas o proporcionar una métrica de clasificación de fallas funcional. Se utiliza junto con la Veloce Power App, la generación de perfiles de energía y la estimación del patrón para garantizar un programa de producción altamente robusto.
Maneje eficientemente netlist o nivel de transferencia de registro (RTL) en un sistema en chip (SoC) de chip completo para tamaños de diseño de hasta 40B puertas.
Veloce DFT supera a la simulación tradicional en órdenes de magnitud. En algunos casos, hasta 16.000 veces el rendimiento
La Veloce DFT App admite el formato de archivo de Lenguaje de interfaz de Test estándar (STIL) de toda la industria
La cantidad de patrones de prueba que se deben ejecutar para validar completamente un SoC cuesta tiempo y dinero. Estos grandes conjuntos de patrones deben ser robustos y funcionar durante el primer silicio, para que no pongan en peligro el calendario de entrega de producción. Con la Veloce DFT App y la aceleración basada en emulaciones de más de 10.000 veces más rápida que la simulación de software, se puede establecer un proceso de validación más formal para lograr los objetivos específicos.

Con Veloce DFT se ejecuta un análisis estructural del diseño para eliminar los agujeros de cobertura en el programa de producción. Una vez que se encuentra este conjunto de fallas y se crea un estímulo, Veloce DFT y Fault Apps automatizan completamente el proceso de ejecutar la prueba e inyectar las fallas de manera iterativa. La cobertura de falla resultante se puede fusionar con la base de datos de cobertura ATPG para la cobertura final del programa de prueba.

Los métodos de prueba DFT estructural agregan lógica adicional de solo prueba no funcional al diseño, donde las redes eléctricas y el diseño del diseño pueden no optimizarse para esta lógica adicional que conduce a eventos de energía, temperatura y velocidad en las pruebas que pueden reducir los rendimientos y afectar los ingresos del proyecto. La aplicación Veloce DFT junto con la Veloce Power App pueden dar una idea de los eventos de energía y las estimaciones al principio del diseño y la planificación.
