Skip to main content
Denne side vises ved hjælp af automatiseret oversættelse. Vil du have den vist på engelsk i stedet?

Kontrol af designregler

HyperLynx Design Rule Check

HyperLynx DRC erstatter traditionel visuel efterlayoutinspektion med hurtig, automatiseret designregelkontrol, der hurtigt og præcist identificerer potentielle problemer og producerer en detaljeret liste over elementer til interaktiv gennemgang. DRC kører automatisk, bliver ikke træt og laver ikke fejl.

Et salgsfremmende billede til HyperLynx DRC med et printkort med forskellige komponenter og en person, der arbejder på det.

HyperLynx DRC oversigt

HyperLynx DRC kan hurtigt finde problemer, der er vanskelige, tidskrævende og dyre at finde gennem simulering, herunder signalspor, der krydser antipads og planopdelinger, problemer med signalreturvej og overholdelse af elektriske sikkerhedskrav. HyperLynx DRC's unikke 3D-geometrimotor gør det muligt hurtigt at kontrollere komplekse fysiske og elektriske designproblemer, så disse problemer kan løses uden at bruge dedikerede signalintegritetseksperter. At fjerne så mange potentielle problemer hurtigt „væk fra bordet“ med HyperLynx DRC betyder, at når detaljeret modellering og simulering udføres, vil denne tid og kræfter blive brugt godt.

Hurtige, nøjagtige designanmeldelser

Manuelle designanmeldelser er i bedste fald ineffektive - vi sender designs ud til gennemgang af folk, der samtidig arbejder på en række andre projekter, planlægger en dato for et møde og håber, at folk dukker op med nyttig feedback efter at have foretaget en omhyggelig gennemgang. Men sandfærdigt - hvor ofte sker det virkelig? At gennemgå layout visuelt er kedeligt og tilbøjelig til fejl, og livet er fuld af mere øjeblikkelige pres. HyperLynx DRC erstatter disse manuelle processer med hurtige, grundige automatiske elektriske regelkontroller, der kører i realtid, så du ikke behøver at vente dage eller uger på feedback. Det kontrollerer design nøjagtigt og kvantitativt og giver præcis feedback om, hvad designkravet var, hvor layoutet overtræder, og hvor meget. DRC producerer en detaljeret liste over potentielle designproblemer, som hver kan vælges for at zoome layoutvisningen til det pågældende sted og fremhæve problemet.

Graphical error reporting

Omfattende indbygget regelbibliotek

DRC leveres med over 90 domænebaserede, parameteriserbare regler, der kontrollerer potentielle analoge, EMI, emballagelayout, strømintegritet, signalintegritet og overensstemmelsesbaserede elektriske sikkerhedsproblemer. Mange af reglerne er multifunktionelle, så en endnu større samling af designproblemer, der kan identificeres. Opsætning af analyse for et bestemt design indebærer simpelthen at identificere de signaler eller områder, der skal kontrolleres, sammen med hvilke regler der skal anvendes.

comprehensive built-in library

Kan tilpasses og automatiseres

Når et potentielt problem er blevet identificeret, gennemgået og fundet, at det kræver en ændring af layoutet, skal denne ændring kommunikeres til andre hurtigt og kortfattet. HyperLynx DRC opretter ShareLists, der automatisk driver PCB-værktøjer til at vise de pågældende områder ved at panorere og zoome skærmen. Dette gør det muligt at kommunikere problemer tydeligt og fremskynder processen med at ændre layoutet for at løse en liste over problemer.

drive changes to PCB layout

Drev ændringer til PCB-layout

Ud over DRCs indbyggede regelbibliotek kan brugerne udvikle deres egne brugerdefinerede kontrolregler i Python ved at drage fordel af et indbygget sæt designobjekter og automatiseringsfunktioner. DRC's hurtige, omfattende 3D-strukturelle analysemotor giver dig mulighed for at oprette regler til at kontrollere for komplekse, proprietære designkrav og rapportere overtrædelser ved hjælp af de samme analyseflow-, rapporterings- og krydsundersøgelsesmekanismer som de regler, der leveres med DRC. DRC kan også automatiseres eksternt, så når du har de regler og parametre, du vil bruge, kan du køre DRC til at udføre batchkontrol af design, hvilket yderligere reducerer designgennemgangstiden og forbedrer effektiviteten.

The image shows a customizable and automatable dashboard with various data visualizations and metrics.

Progressiv verifikation

Verifikation efter layout er et kapløb mod tiden - i det øjeblik et layout er „færdigt“, er der pres på at frigive designet til fremstilling af prototyper, selv før designverifikationen efter layoutet er afsluttet. Traditionel, omfattende modellering og simulering efter layout er tids- og ekspertisekrævende - og dyrt.

HyperLynx DRC er den første fase af Siemens unikke „progressive verifikation“ -metode, der giver designere mulighed for at finde så mange potentielle problemer med et design så hurtigt som muligt med så lidt tid og kræfter som muligt. DRC kan finde problemer på få minutter, som det kan tage dage at finde med simulering, hvis de overhovedet findes. Der er ingen mening i at investere tid, kræfter og penge på at køre komplekse simuleringer, når der er enkle problemer med designet, der hurtigt kan findes. At køre en designgennemgang med DRC først giver brugerne mulighed for at finde og løse disse problemer, før de går over til mere komplekse verifikationsprocesser.

HLDRC Progressive Verification

Resources