Innovativ kontekstbevidst SPICE-simulering forbedrer elektrostatisk udladningsanalyse til store designs
Med den voksende kompleksitet, stigning i transistorantal og krympende dimensioner af IC'er viser ESD-verifikation sig at være en betydelig udfordring ved avancerede noder. Traditionel ESD-verifikation ved hjælp af parasitisk ekstraktion efterfulgt af simuleringsprogram med integreret kredsløbsvægt (SPICE) simulering kæmper for nøjagtigt at modellere kredsløbets dynamiske opførsel i store designs og for at give simuleringsresultater i praktiske driftstider på den store blok- eller fuld chipniveau. Calibre PERC kontekstbevidste SPICE-simulering samler det bedste fra både de statiske og dynamiske tilgange, kombinerer det fysiske layout af en komponent med dens elektriske implementering og analyserer disse oplysninger for at evaluere ESD-robusthed. Dette kontekstbevidste SPICE-simuleringsflow gør det muligt for designere at opnå nøjagtig ESD-analyse for de største designs på enhver procesnode.

