Схематичният анализ на HyperLynx елиминира необходимостта от ръчни схематични прегледи и повишава цялостната ефективност на работния процес, като предоставя автоматизирани схематични прегледи паралелно със заснемането на дизайна. Приемайки „правилния поток за първи път“, HyperLynx Schematic Analysis намалява разходите за разработка, тестване и гаранция, елиминирайки 50-70% от възстановяването на дизайна, причинени от схематични грешки и лоши практики в проектирането.
HyperLynx Schematic Analysis позволява пълна проверка на всички мрежи на схема с помощта на обширна библиотека с интелигентни компоненти на модели. Схематичният анализ спестява на дизайнерските екипи стотици часове визуална проверка и време за отстраняване на грешки в лабораторията, като анализира всяка мрежа в рамките на схема. Този анализ се изпълнява бързо преди схематичния ви етап на замразяване, така че оформлението може да започне с най-голяма увереност за успех при първото преминаване.
HyperLynx Schematic Analysis не разчита на библиотека със символи, както би направил оригиналната проверка на схемите; вместо това той взема номера на производителя направо от вашия документ за материали и се позовава на библиотека, изградена от листове с данни на доставчика, за да открие проблеми като дефекти на кондензатора, неправилни символи, липсващи изтегляния и т.н. Схематичният анализ идентифицира тези проблеми без необходимост от време ръчно усилие. Крайният изход е компактно графично представяне на критични, дефектни и предупредителни ситуации, от които можете да пресечете сондата директно в схемата, за да разрешите в движение.
Схематичният анализ се извършва паралелно с заснемането на дизайна, като грешките се подчертават директно в схемата. Може да се извърши и върху електронни дизайни, след като са пуснати на пазара, за да се подобри качеството на електронния дизайн, да се увеличи добива и да се намали възвръщаемостта на продуктите.
Ключови проверки на правилата
- Пълна разширена проверка на мрежата (чрез серийни резистори, превключватели, AC съединител)
- Пълна проверка на интерфейса с множество платки и задни платки
- Проверки за съвместимост на IO за максимални, минимални и логически прагове
- Грешки в адреса и шина за данни (MSB към LSB, източник на шина и др.)
- Проверява външните пасивни изисквания
- Несвързани задължителни идентификации на щифтовете
- Проверка на връзката на захранване/земната равнина
- Диференциални проверки на свързан
- Проверка на мрежовата свързаност на IO (липсва драйвер/приемник)
- Тестове за съвместимост на функциите на щифтовете (нулиране, размяна на I2C и др.)
- Несъответствие на символите (към лист с данни)
- Деактивиращи кондензатори, резистори и диоди
... И много други


