Skip to main content
Тази страница се показва с помощта на автоматизиран превод. Вместо това вижте на английски?

Дизайн за тест

Veloce DFT App

Независимо дали провеждате традиционен структурен тест, вграден в паметта самотест (MBIST) или по-усъвършенстван дизайн за тест (DFT), формати като Параметричен, I/O характеристика и дори функционален тест, Veloce DFT App може да се справи с всички различни режими на тестване на DFT, които се изпълняват на производствени SoC


Свържете се с нашия екип по продажбите 1-800-547-3000

IC автоматизиран тестер, работещ в лабораторна среда.

Защо Veloce DFT App?

Приложението Veloce Design-for-Test (DFT) предоставя подход за проектиране с изместване наляво за валидиране на тестовия модел. Приложението Veloce DFT App е оптимизиран за емулация поток за валидиране на DFT модел, който е по-бърз от традиционната софтуерна симулация. Приложението DFT е съвместимо с всички различни видове тестови модели, които работят на ATE (автоматизирано тестово оборудване). Приложението Veloce DFT е напълно съвместимо с приложението Veloce Fault App за точно измерване на покритието на повреди или осигуряване на функционален показател за оценяване на неизправности. Използва се заедно с Veloce Power App, профилиране на мощността и оценка на модела, за да се осигури високо стабилна производствена програма.

  • Потвърдете всички модели за коректност преди изпращане до производството
  • Стандартен език на тестовия интерфейс (STIL)
  • Поддържайте всички модели, които работят на ATE тестер
  • Приложението DFT е оптимизирано за емулация
  • Възползва се от честотната лента за стрийминг Co-Model
  • Увеличете покритието на неизправности чрез използването на Veloce Fault App
  • Профилиране на мощността и оценка на моделите чрез използването на Veloce Power App
  • Намалете времето за SIM

Ключови атрибути

Валидиране на DFT модел

Броят на тестовите модели, които трябва да се изпълняват, за да се потвърди напълно SoC, струва време и пари. Тези големи комплекти модели трябва да са здрави и да работят по време на първия силиций, така че да не застрашават графика за доставка на производството. С Veloce DFT App и базираното на емулация ускорение над 10K пъти по-бързо от софтуерната симулация може да се установи по-официален процес на валидиране за постигане на целеви цели.

Интегрална схема при микроскопична оценка.

Функционално оценяване на повреди

С Veloce DFT се извършва структурен анализ на дизайна, за да се изкореняват дупките за покритие в производствената програма. След като този набор от грешки бъде открит и се създадат стимули, Veloce DFT и Fault Apps напълно автоматизират процеса на стартиране на теста и инжектиране на грешките по итеративен начин. Полученото покритие на неизправности може да бъде обединено с базата данни за покритие на ATPG за окончателно покритие на тестовата програма.

Човек, който оценява грешките и ги проверява.

Оценка и анализ на мощността

Структурните методи за изпитване на DFT добавят допълнителна нефункционална логика само за тестване в дизайна, където силовите мрежи и оформлението на дизайна може да не бъдат оптимизирани за тази допълнителна логика, водеща до събития на мощност, температура и скорост при тестове, които могат да намалят добивите и да повлияят на приходите от проекта. Приложението Veloce DFT заедно с приложението Veloce Power App могат да дадат представа за енергийните събития и оценки в началото на проектирането и планирането.

Графика на мощността за SoC дизайн.

Свързани ресурси